Eğitim Düzeyi: Başlangıç - Orta seviye.
Linkedin Profili için : Fatih İliğ
Çalıştığı Kurum: NOKIA (Poland)- FPGA Tasarim Mühendisi
Güncelleme
*25.04.2023 : Sizden gelen geri bildirimler üzerine tüm eğitim videolar 720p'den 1080p
çözünürlüğe taşınmistir.
* 17.12.2021 : Ekstra dosyalar bölümü eklendi. Buraya örnek sorular eklenecektir.
* 17.12.2021 : Ekstra dosyalar bölümüne Örnek 1 eklendi. Burada VHDL ile Verilog kodunun aynı anda bir testbench dosyası içerisinde yer
alabildiği ifade edilmiş ve örnek üzerinde gösterilmiştir.
* 20.12.2021 : Geri bildirimler üzerine bütün slaytlar eklenmiştir.
Kurs Hakkında:
Verilog ile FPGA Tasarimina Giris Dersi kursu, geçmiş tecrübelerim ve verilog notlarımın birleştirilmesi ile oluşturulmuştur. Özellikle savunma sanayisinde, bu alanda eleman ihtiyacının artması ve populer bir alan olması kursu cazip kılmaktadır. Üniversite öğrencilerininde faydalanabileceği bir kaynak sunan Verilog eğitimini almanızı tavsiye ederim. Ülkemizde birçok üniversitede Verilog dili anlatılmaktadır.
Kursta başlangıç düzeyden başlayıp orta düzeye bir akış olması planlanmıştır. Konu anlatırken örnek uygulamalara ağırlık verilip verilog dilinin pekiştirilmesi amaçlanmıştır.
Derslerde Vivadonun 2019.1 versiyonu kullanılmıştır. Fakat versiyon fark etmemektedir. 2017 ile 2021 arasındaki herhangi bir Vivado versiyonu kullanım için uygundur. Ayrıca Edaplayground sitesinden de kodlama yapılabilmektedir. Bilgisayarı ile ilgili RAM sorunu yaşayan arkadaşlar ilgili siteyi kullanıp dersleri takip edebilirler.
Verilog Dili Hakkında:
Verilog dili elektronik sistemleri modellemek için kullanılan bir donanım tanımlama dilidir. Verilog (bazen “Verilog HDL” olarak da adlandırılır) analog, sayısal ve karışık işaretli devrelerin tasarımını, doğrulanmasını ve yürütülmesini bazı düzeylerde desteklemektedir. Verilog dilinin tasarımcıları dilin C programlama diline yakın bir söz dizimine sahip olmasını istemişlerdir. Böylece bu dile yatkın olan mühendislerin dili kolayca kullanmasını amaçlamışlardır. Ülkemizde de C dili birçok üniversitede anlatılmaktadır. Dolayısıyla C diline hakim bir insanın Verilog diline adapte olması uzun sürmeyecektir.
===================================================================================
Verilog'dan sonraki aşama, SystemVerilog...
Avrupa'daki büyük şirketlerde (ARM,Siemens vs.) popüler olmaya başlayan ve birçok ilanda başı çeken bir dil var. SystemVerilog...
SystemVerilog dili VHDL ve Verilog dillerinin bir hibrit versiyonudur diyebiliriz. Bu dil SOC tasarımları desteklerken aynı zamanda tasarım (Design) ve doğrulama (Verification) alanlarında kullanımı ile öne çıkmaktadır. SystemVerilog dilini öğrenmek isteyen birisinin hem Object oriented programlama (C++ gibi) hem de Verilog diline hakim olması gerekir. Bu dil aynı zamanda UVM kütüphanesinin kullanımını class yapıları ile desteklemektedir. Piyasada (özellikle yurt dışı) UVM'in iş imkanlarından bahsetmektense, Linkedinden sadece UVM yazmanızı ve iş ilanlarına bakmanızı tavsiye ederim.
Sonuç olarak SystemVerilog diline başlayacaklar için önereceğim iki tane
eğitim var.
1. C++ dili için :
İngilizcesi olan arkadaşlar için;
a. Beginning C++ Programming - From Beginner to Beyond (Frank J. Mitropoulos)
Türkçe olmasını tercih eden arkadaşlar için;
b. C++ Temelleri (Burcu Ülke)
2. Verilog Eğitimi için bu eğitim.
Verilog kursu bittikten sonra C++ bilen birisi rahatlıkla systemverilog diline hakim olabilir.
Herkese başarılar dilerim.
Saygılarımla,
Fatih